Bienvenido: Ingresar
location: Diferencias para "WebHome/ClasesTeoricas"
Diferencias entre las revisiones 6 y 7
Versión 6 con fecha 2020-04-21 20:48:44
Tamaño: 2550
Comentario:
Versión 7 con fecha 2020-04-21 21:05:29
Tamaño: 2616
Comentario:
Los textos eliminados se marcan así. Los textos añadidos se marcan así.
Línea 9: Línea 9:
||5|| Arq.ARM / Registros y Memoria || 21-Abril || [[attachment:clase_regymem.pdf | clase_regymem.pdf]] Link de Video: || || 295 a 303 Harris & Harris. Digital design and computer architecture: ARM edition. Elsevier, 2015. Capítulo 6. || ||5|| Arq.ARM / Registros y Memoria || 21-Abril || [[attachment:clase_regymem.pdf | clase_regymem.pdf]] Link de Video:https://drive.google.com/open?id=1_BwXzbqrzWCc0SM08TuWQOHCkED0thQ_ || || 295 a 303 Harris & Harris. Digital design and computer architecture: ARM edition. Elsevier, 2015. Capítulo 6. ||

Clases Teóricas 4R2

1er Cuatrimestre

##

Titulo

Clases

Material de estudio

Autoevaluación

Bibliografía

1

Transferencia entre registros Microoperaciones

31-Marzo - 14-Abril

clase_cpu.pdf

autoevaluacion_1_4R2.pdf entregar antes del 20/04

232 a 251 Morris Mano. Ingeniería computacional: diseño del hardware. Prentice Hall,1991. Capítulo 7

2

Unidad Procesadora y ALU (unidad aritmética)

31-Marzo - 14-Abril

idem

idem

251 a 257 Morris Mano. Ingeniería computacional: diseño del hardware. Prentice Hall,1991. Capítulo 7

3

ALU (unidad lógica) y Unida de Corrimiento

31-Marzo - 14-Abril

idem

idem

257 a 262 Morris Mano. Ingeniería computacional: diseño del hardware. Prentice Hall,1991. Capítulo 7

4

Unidad de Control

31-Marzo - 14-Abril

idem

idem

262 a 265 Morris Mano. Ingeniería computacional: diseño del hardware. Prentice Hall,1991. Capítulo 7

5

Arq.ARM / Registros y Memoria

21-Abril

clase_regymem.pdf Link de Video:https://drive.google.com/open?id=1_BwXzbqrzWCc0SM08TuWQOHCkED0thQ_

295 a 303 Harris & Harris. Digital design and computer architecture: ARM edition. Elsevier, 2015. Capítulo 6.

6

Instrucciones de Procesamiento de Datos

7

Banderas y Ejecución Condicional

8

Bifurcaciones

9

Acceso a Memoria

10

Llamado a Funciones

11

Lenguaje Máquina

12

Compilador

13

Excepciones

14

Datapath de ciclo único

15

Control de ciclo único

2do Cuatrimestre

Entrada/Salida

GPIO

SPI

UART

Timer

ADC y DAC

Tipos de DAC y de ADC

ADC doble rampa, delta y sigma delta

ADC sigma delta (cont) flash y de aproximación sucesivas

ADC subrango y pipeline

UntitledWiki: WebHome/ClasesTeoricas (última edición 2020-04-21 21:52:10 efectuada por GuillermoSteiner)